高级搜索

留言板

尊敬的读者、作者、审稿人, 关于本刊的投稿、审稿、编辑和出版的任何问题, 您可以本页添加留言。我们将尽快给您答复。谢谢您的支持!

姓名
邮箱
手机号码
标题
留言内容
验证码

高性能双极型集成电路晶体管

傅兴华 陈军宁 童勤义

傅兴华, 陈军宁, 童勤义. 高性能双极型集成电路晶体管[J]. 电子与信息学报, 1993, 15(6): 631-642.
引用本文: 傅兴华, 陈军宁, 童勤义. 高性能双极型集成电路晶体管[J]. 电子与信息学报, 1993, 15(6): 631-642.
Fu Xinghua, Chen Junning, Tong Qinyi. HIGH PERFORMANCE BIPOLAR TRANSISTORS FOR INTEGRATED CIRCUIT[J]. Journal of Electronics and Information Technology, 1993, 15(6): 631-642.
Citation: Fu Xinghua, Chen Junning, Tong Qinyi. HIGH PERFORMANCE BIPOLAR TRANSISTORS FOR INTEGRATED CIRCUIT[J]. Journal of Electronics and Information Technology, 1993, 15(6): 631-642.

高性能双极型集成电路晶体管

HIGH PERFORMANCE BIPOLAR TRANSISTORS FOR INTEGRATED CIRCUIT

  • 摘要: 本文讨论作为集成电路元件的高性能双极型晶体管的现状和有关的工艺问题。
  • [1] T .E. Bell et al., IEEE Spectrum, 30(1993)1. 46-49.[2]Ali Iranmanesh, Bami Bastani, IEEE Circuits Devices Magazine, CD-8(1992)2, 14-17.[3]G.P. Li, T.H. Ning et al., IEEE Trans. on ED, ED-34(1987)11, 2246-2253.[4]Tze-Chiang Chen, K.Y. Toh et al., IEEE Electron Device Lett.,EDL-10(1989)8, 364-366.[5]Takeo Shiba, Yoichi Tamaki et al., IEEE Trans. on ED, ED-38(1991)11, 2505-2511.[6]J. Warnock, J.D. Cressler et al., IEEE Electron Device Lett., EDL-12(1991)6, 315-317.[7]H. Kabza, K. Ehinger et al., IEEE Electron Device Lett., EDL-10(1989)8, 344-346.[8]B. Davari, C.W. Koburger et al., A New Planarization Technique Using a Combination of RIE and Chemical Mechanical Polish (CMP), IEDM Tech. Dig.(1989), pp. 61-64.[9]J.D. Cressler, J. Warnoek et al., IEEE Electron Device Lett., EDL-13(1992)5, 262-264.[10]A Nouailhat, G. Giroult-Matlakowski et al., IEEE. Trans. or. ED, ED-39(1992)6, 1392-1397.[11]Y.Tamaki, T. Shiba et al., IEEE Trans, on ED, ED-39(1992)6. 1387-1391.[12]J. Warnock et al., IEEE Electron Device Lett.. EDL-11(1990)9, 475-478.[13]J.N. Burgharts et al.,IEEE Electron Desice Lets., EDL-12(1991)12, 679-681.[14]Kunihiro Suzuki, IEEE Trans. on ED, ED-38(1991)11,2512-2517.[15]Masayuki Norishima et al., IEEE Trans. on ED, ED-39(1992)1, 33-40.[16]Pong-Fei Lu, James H. Comfort et al., IEEE Electron Device Lett., EDL-11(1990)8, 336-338.[17]J.D. Cressler et al., IEEE Trans, on ED, ED-40(1993)3, 525-556.[18]E.W. Greeneich, IEEE Electron Device Lett., EDL-12(1991)1, 18-20.[19]L.M. Castaner, P. Ashburn et al., IEEE Electron Device Lett., EDL-12(1991)1, 10-12.[20]S.A. Ajuria, C.H. Gan et al., IEEE Trans. on ED, ED-39(1997)6, 1420-1427.[21][21][22]J.S. Hamel, D.J. Roulston et al., IEEE Electron Device Lett., EDL-13(1992)6, 332-334.[23]I.R.C. Post; P. Ashburn et al., IEEE Trans. on ED, ED-39(1992)7, 1717-1731.[24]H.T. Weaver et al., IEEE Circuits and Devices Magazine, Special Issue on Silicon-on-Insulator[25]Technology and Devices, CD-3(1987)4, 6-32; CD-3(1987)6, 3-31.[26]M. Rodder D.A. Antoniadis, IEEE Electron Device Lett,EDL-4(1983)6, 193-195.[27]B-Y, Tsaur, D.J. Silversmith, IEEE Electron Device Lett., EDL-4(1983)8, 269-271.[28]E.W. Greeneich, K.H. Reuss, IEEE Electron Device Lett., EDL-5(1984)3. 91-93.[29]H. Munzel, H. Stranck, IEEE Electron Device Lett., EDL-5(1984)7, 283-285.[30][28][31]B-Y. Tsaur, R.W. Mountain et al, IEEE Electron Device Lett, EDL-5(1984)11, 461-463.[32]J.C. Sturm J.F. Gibbons, IEEE Electron Device Lett., EDL-6(1985)8, 400-402.[33]J.C. Sturm, J.P. McVittie et al., IEEE Electron Device Lett., EDL-8(1987)3, 104-106.[34]Dale G. Platteter, Tom F. Cheek, Jr., IEEE Trans. on NS,NS-35(1988)6, 1350-1354.[35]O.W. Purbo, C. R, Selvakumar, IEEE Electron Device Lett., EDL-12(1991)11, 635-637.[36]G.L.Patton et al.,IEEE Electron Device Lett., EDL-11(1990)4, 171-173.[37]S.M. Sze.[J].Physics of Semiconductor Devices, Second Edition, John Willey Sons.1981,:-[38]p181.[39]G.L. Patton et al., IEEE Electron Device Lets., EDL-9(1988)4, 165-167.[40]R. People, Phys. Rev. B, 32(1985)2, 1405-1408.[41]D.V. Lang, R. People et al., Appl. Phys. Lett., 47(1985)12, 1333-1335.[42]R. People, J.C. Bean, Appl. Phys. Lett., 47(1985)3. 322-324.[43]H. Kroemer, Solid-State Electron., 28(1985)11, 1101-1103.[44]S.S. Iyer et al., IEEE Trans. on ED, ED-36(1989)10, 2043-2063.[45]C.A. King, J.L. Hoyt et al., IEEE Trans. on ED, ED-36(1989)10, 2093-2104.[46]C.L. Patton et al., IEEE Electron Device Lett., EDL-10(1989)12, 534-536.[47]J.C. Sturm, P.M. Garone et al., J.Appl. Phys., 69( 1991)1, 534-545.[48]J.C. Sturm, E.J. Prinz et al., IEEE Electron Device Lett., EDL-12(1991)6, 303-305.[49]A. Gruble, H. Kibbel et al., IEEE Electron Device Lett., EDL-13(1992)4, 206-208.[50]E.F. Crabbe, J.H. Comfort et al., IEEE Electron Device Lett., EDL-13(1992)5, 259-261.
  • [1] 余乐, 杨海钢, 谢元禄, 张甲, 张春红, 韦援丰.  三维集成电路中硅通孔缺陷建模及自测试/修复方法研究, 电子与信息学报. doi: 10.3724/SP.J.1146.2012.00048
    [2] 尹韬, 杨海钢, 张翀, 吴其松, 焦继伟, 宓斌玮.  一种用于电容型体硅微陀螺的低噪声读出电路芯片, 电子与信息学报. doi: 10.3724/SP.J.1146.2008.01763
    [3] 郑薇, 王向展, 任军, 杨帆, 尤焕成, 李竞春, 杨谟华.  硅基片上螺旋电感宽带物理模型, 电子与信息学报. doi: 10.3724/SP.J.1146.2005.01396
    [4] 张住兵, 吴金, 魏同立.  硅低温双极晶体管的数值模拟, 电子与信息学报.
    [5] 杨华中, 刘润生, 汪蕙, 范崇治.  模拟集成电路设计自动化技术, 电子与信息学报.
    [6] 林世昌, 张燕生, 张国炳, 王阳元.  扫描电子束在绝缘衬底上生长单晶硅薄膜(SOI)的实验研究, 电子与信息学报.
    [7] 黄流兴, 魏同立, 郑茳, 曹俊诚.  低温多晶硅发射极晶体管电流增益模型和模拟, 电子与信息学报.
    [8] 黄流兴, 魏同立, 郑茳.  多晶硅发射极晶体管的低温频率特性研究, 电子与信息学报.
    [9] 梁振宪, 罗晋生.  注硅不掺杂半绝缘GaAs中的深能级缺陷, 电子与信息学报.
    [10] 郝跃.  双极模拟集成电路的参数统计性分析, 电子与信息学报.
    [11] 吴训威, 章专.  ECL集成电路的四值接口技术, 电子与信息学报.
    [12] 王德宁, 顾聪, 王渭源.  #em/em#-GaAlAs/GaAs异质结绝缘栅场效应晶体管的静态特性研究, 电子与信息学报.
    [13] 陈定钦, 张晓玲, 熊思强, 高翠华, 周帆.  耗尽型选择性掺杂异质结晶体管, 电子与信息学报.
    [14] 傅春寅, 鲁永令.  硅n+-p结中金深受主能级DLTS中的反常现象, 电子与信息学报.
    [15] 杨易, 邬祥生, 李润身, 谭儒环, 李允平, 水海龙.  GaInAsP/InP异质结液相外延层晶格匹配的研究, 电子与信息学报.
    [16] 肖定山, 王昌俊.  介质绝缘交迭的微波非互易结, 电子与信息学报.
    [17] 樊元武.  硅整流元件串并联技术, 电子与信息学报.
    [18] 水海龙, 张桂成, 邬祥生, 陈启屿, 徐少华, 杨易, 胡道珊.  1.3m InGaAsP/InP双异质结发光二极管的研究, 电子与信息学报.
    [19] 邬祥生, 杨易, 陈沛然, 徐少华, 李允平, 胡道珊.  GaInAsP/InP双异质结液相外延片的p-n结偏位, 电子与信息学报.
    [20] 泮慧珍, 张桂成, 徐少华, 逄永秀, 程宗权, 富小妹, 朱黎明, 胡道珊.  砷化镓双异质结高辐射度发光管的研制, 电子与信息学报.
  • 加载中
  • 计量
    • 文章访问数:  1684
    • HTML全文浏览量:  26
    • PDF下载量:  829
    • 被引次数: 0
    出版历程
    • 收稿日期:  1992-11-09
    • 修回日期:  1993-04-27
    • 刊出日期:  1993-11-19

    目录

      /

      返回文章
      返回

      官方微信,欢迎关注